書(shū)馨卡幫你省薪 2024個(gè)人購(gòu)書(shū)報(bào)告 2024中圖網(wǎng)年度報(bào)告
歡迎光臨中圖網(wǎng) 請(qǐng) | 注冊(cè)

電子設(shè)計(jì)自動(dòng)化

作者:胡正偉
出版社:中國(guó)電力出版社出版時(shí)間:2014-09-01
開(kāi)本: 16開(kāi) 頁(yè)數(shù): 304
中 圖 價(jià):¥24.0(6.0折) 定價(jià)  ¥40.0 登錄后可看到會(huì)員價(jià)
加入購(gòu)物車 收藏
運(yùn)費(fèi)6元,滿39元免運(yùn)費(fèi)
?新疆、西藏除外
本類五星書(shū)更多>

電子設(shè)計(jì)自動(dòng)化 版權(quán)信息

電子設(shè)計(jì)自動(dòng)化 本書(shū)特色

本書(shū)圍繞實(shí)現(xiàn)電子設(shè)計(jì)自動(dòng)化技術(shù)的物理載體、設(shè)計(jì)輸入、eda工具三個(gè)基本要素介紹了半導(dǎo)體存儲(chǔ)器和可編程邏輯器件、硬件描述語(yǔ)言vhdl和quartusii軟件、modelsim軟件的使用。主要內(nèi)容包括半導(dǎo)體存儲(chǔ)器與可編程邏輯器件,數(shù)字系統(tǒng), vhdl結(jié)構(gòu)、 詞法、基本描述語(yǔ)句等,組合邏輯電路和時(shí)序邏輯電路vhdl設(shè)計(jì),vhdl測(cè)試平臺(tái),以及復(fù)雜系統(tǒng)的模塊化設(shè)計(jì)等。本書(shū)*后一章給出了12個(gè)上機(jī)實(shí)驗(yàn),以供讀者進(jìn)行實(shí)際設(shè)計(jì)、加深理論知識(shí)學(xué)習(xí)使用。

電子設(shè)計(jì)自動(dòng)化 內(nèi)容簡(jiǎn)介

本書(shū)既可作為相關(guān)院校電子科學(xué)與技術(shù)本科專業(yè)及相關(guān)專業(yè)的教材,也可作為電子設(shè)計(jì)自動(dòng)化相關(guān)人員的日常參考書(shū)。

電子設(shè)計(jì)自動(dòng)化 目錄

前言第1章 概述 1.1 電子設(shè)計(jì)自動(dòng)化簡(jiǎn)介 1.2 硬件描述語(yǔ)言 1.3 HDL相關(guān)EDA軟件簡(jiǎn)介 習(xí)題1第2章 半導(dǎo)體存儲(chǔ)器與可編程邏輯器件 2.1 半導(dǎo)體存儲(chǔ)器 2.2 PLD簡(jiǎn)介 習(xí)題2第3章 數(shù)字系統(tǒng) 3.1 數(shù)字系統(tǒng)概述 3.2 數(shù)字系統(tǒng)設(shè)計(jì)方法 3.3 數(shù)字系統(tǒng)的實(shí)現(xiàn)方式 3.4 基于PLD的數(shù)字系統(tǒng)設(shè)計(jì)流程 習(xí)題3第4章 VHDL設(shè)計(jì)初步 4.1 1位半加器的VHDL設(shè)計(jì) 4.2 1位半加器的VHDL仿真 4.3 VHDL的特點(diǎn) 習(xí)題4第5章 VHDL結(jié)構(gòu) 5.1 實(shí)體(ENTITY) 5.2 構(gòu)造體(ARCHITECTURE) 5.3 庫(kù)(LIBRARY) 5.4 包集合(PACKAGE) 5.5 配置 習(xí)題5第6章 VHDL詞法 6.1 VHDL基本常識(shí) 6.2 VHDL標(biāo)示符 6.3 VHDL數(shù)據(jù)類型 6.4 VHDL數(shù)據(jù)對(duì)象 6.5 VHDL運(yùn)算符 習(xí)題6第7章 VHDL基本描述語(yǔ)句 7.1 順序描述語(yǔ)句 7.2 并發(fā)描述語(yǔ)句 7.3 順并描述語(yǔ)句 7.4 并發(fā)描述語(yǔ)句的多驅(qū)動(dòng)問(wèn)題 7.5 屬性描述語(yǔ)句 習(xí)題7第8章 組合邏輯電路VHDL設(shè)計(jì) 8.1 基本邏輯門(mén)電路 8.2 編碼器 8.3 譯碼器 8.4 數(shù)據(jù)選擇器 8.5 數(shù)據(jù)比較器 8.6 算術(shù)運(yùn)算電路 習(xí)題8第9章 時(shí)序邏輯電路VHDL設(shè)計(jì) 9.1 時(shí)鐘信號(hào)及復(fù)位方式 9.2 基本觸發(fā)器 9.3 寄存器 9.4 計(jì)數(shù)器 9.5 分頻器 9.6 存儲(chǔ)器 9.7 有限狀態(tài)機(jī) 習(xí)題9第10章 VHDL測(cè)試平臺(tái) 10.1 概述 10.2 代碼生成激勵(lì)信號(hào)的測(cè)試平臺(tái) 10.3 TEXTIO生成激勵(lì)信號(hào)的測(cè)試平臺(tái) 習(xí)題10第11章 復(fù)雜系統(tǒng)的模塊化設(shè)計(jì) 11.1 模塊化設(shè)計(jì)流程 11.2 24小時(shí)數(shù)字鐘的模塊化設(shè)計(jì) 習(xí)題11第12章 上機(jī)實(shí)驗(yàn) 實(shí)驗(yàn)一 QuartusⅡ軟件的使用 實(shí)驗(yàn)二 VHDL構(gòu)造體的結(jié)構(gòu)描述 實(shí)驗(yàn)三 子程序與包集合的使用 實(shí)驗(yàn)四 信號(hào)和局部變量的使用與區(qū)別 實(shí)驗(yàn)五 運(yùn)算符的使用 實(shí)驗(yàn)六 順序描述語(yǔ)句的使用 實(shí)驗(yàn)七 并發(fā)描述語(yǔ)句的使用 實(shí)驗(yàn)八 順序描述語(yǔ)句與并發(fā)描述語(yǔ)句之間的轉(zhuǎn)換 實(shí)驗(yàn)九 異步復(fù)位和同步復(fù)位 實(shí)驗(yàn)十 同步時(shí)序邏輯和異步時(shí)序邏輯 實(shí)驗(yàn)十一 狀態(tài)機(jī)的使用 實(shí)驗(yàn)十二 Modelsim軟件的使用附錄A QuartusII軟件簡(jiǎn)明教程附錄B Modelsim軟件簡(jiǎn)明教程參考文獻(xiàn)
展開(kāi)全部
暫無(wú)評(píng)論……
書(shū)友推薦
返回頂部
中圖網(wǎng)
在線客服